您好,歡迎訪問(wèn)深圳市國(guó)烽視訊智能有限公司官方網(wǎng)站!
We do not only products,but also the definition of industry standards!
深圳市國(guó)烽視訊智能有限公司
工廠電話: 0755-28017773
工廠傳真: 0755-28017171電子信箱: sales@samying.cn
地址:深圳市龍華區(qū)大浪街道華興路富隆特工業(yè)園五棟三樓
當(dāng)前位置:網(wǎng)站首頁(yè) >> 服務(wù)支持
一種基于MCU+FPGA的LED大屏幕控制系統(tǒng)的設(shè)計(jì)
作者: 來(lái)源: 日期:2016-3-7 14:38:27 點(diǎn)擊:1407 屬于:服務(wù)支持
<電子工程世界 > 一種基于MCU+FPGA的LED大屏幕控制系統(tǒng)的設(shè)計(jì)
引言
只要在現(xiàn)在的市場(chǎng)上走一圈就會(huì)發(fā)現(xiàn),大部分的中小規(guī)模LED顯示系統(tǒng),采用的是傳統(tǒng)的單片機(jī)作為主控芯片。但是內(nèi)部資源較少、運(yùn)行速度較慢的單片機(jī),很難滿足LED大屏幕的顯示屏,因?yàn)橄到y(tǒng)要求數(shù)據(jù)傳輸量大,掃描速度要快。以FPGA作為控制器,一方面,F(xiàn)PGA采用軟件編程實(shí)現(xiàn)硬件功能,可以有效提高運(yùn)行速度;另一方面,它的引腳資源豐富,可擴(kuò)展性強(qiáng)。因此,用單片F(xiàn)PGA和簡(jiǎn)單的外圍電路就可以實(shí)現(xiàn)大屏幕LED顯示屏的控制,具有集成度高、穩(wěn)定性好、設(shè)計(jì)靈活和效率高等優(yōu)點(diǎn)。
1系統(tǒng)總體結(jié)構(gòu)
LED大屏幕顯示系統(tǒng)由上位機(jī)、單片機(jī)系統(tǒng)、FPGA控制器、LED顯示屏的行列驅(qū)動(dòng)電路等模塊組成,如圖1所示。上位機(jī)負(fù)責(zé)漢字、字符等數(shù)據(jù)的采集與發(fā)送。單片機(jī)系統(tǒng)與上位機(jī)之間以異步串行通信工作方式,通過(guò)串行端口從上位機(jī)獲得已完成格式轉(zhuǎn)換的待顯示的圖形點(diǎn)陣數(shù)據(jù),并將其存入EEPROM存儲(chǔ)器。之后通過(guò)FPGA控制器,將存儲(chǔ)器的顯示數(shù)據(jù)還原到LED顯示屏。掃描控制電路采用可編程邏輯芯片CycloneEP1C6,利用VHDL語(yǔ)言編程實(shí)現(xiàn),采用1/16掃描方式,刷新頻率在60Hz以上。本文著重介紹256×1024的單色圖文顯示屏的FPGA控制模塊。
圖1系統(tǒng)總體結(jié)構(gòu)框圖
2LED顯示屏基本工作原理
對(duì)大屏幕LED顯示屏來(lái)說(shuō),列顯示數(shù)據(jù)通常采用的是串行傳輸方式,行采用1/16的掃描方式。圖2為16×32點(diǎn)陣屏單元模塊的基本結(jié)構(gòu),列驅(qū)動(dòng)電路采用4個(gè)74HC595級(jí)聯(lián)而成。在移位脈沖SRCLK的作用下,串行數(shù)據(jù)從74HC595的數(shù)據(jù)端口SER一位一位地輸入,當(dāng)一行的所有32列數(shù)據(jù)傳送完后,輸出鎖存信號(hào)RCLK并選通行信號(hào)Y0,則第1行的各列數(shù)據(jù)就可按要求顯示。按同樣的方法顯示其余各行,當(dāng)16行數(shù)據(jù)掃描一遍后,再?gòu)牡?行開(kāi)始下一個(gè)周期的掃描。只要掃描的周期小于20ms,顯示屏就不閃爍。
圖216×32點(diǎn)陣屏基本結(jié)構(gòu)
256×1024大屏幕顯示屏由16×32個(gè)的16×32點(diǎn)陣屏級(jí)聯(lián)而成。為了縮短控制系統(tǒng)到屏體的信號(hào)傳輸時(shí)間,將顯示數(shù)據(jù)分為16個(gè)區(qū),每個(gè)區(qū)由16×1024點(diǎn)陣組成,每行數(shù)據(jù)為1024/8=128字節(jié),顯示屏的像素信號(hào)由LED顯示屏的右側(cè)向左側(cè)傳輸移位,把16個(gè)分區(qū)的數(shù)據(jù)存在同一塊存儲(chǔ)器。一屏的顯示數(shù)據(jù)為32KB,要準(zhǔn)確讀出16個(gè)分區(qū)的數(shù)據(jù),其存儲(chǔ)器的讀地址由16位組成,由于數(shù)據(jù)只有32KB,因此最高可置為0。其余15位地址從高到低依次為:行地址、列地址、分區(qū)地址。4位分區(qū)地址的譯碼信號(hào)作為鎖存器的鎖存脈沖,在16個(gè)讀地址發(fā)生周期內(nèi),依次將第1~16分區(qū)的第1字節(jié)數(shù)據(jù)鎖存到相應(yīng)的鎖存器,然后在移位鎖存信號(hào)上升沿將該16字節(jié)數(shù)據(jù)同時(shí)鎖存入16個(gè)8位并轉(zhuǎn)串移位寄存器組中。在下一個(gè)16個(gè)讀地址發(fā)生時(shí)鐘周期,一方面,并轉(zhuǎn)串移位寄存器將8位數(shù)據(jù)移位串行輸出,移位時(shí)鐘為讀地址發(fā)生時(shí)鐘的二分頻;另一方面,依次將16個(gè)分區(qū)的第2字節(jié)數(shù)據(jù)讀出并鎖入相應(yīng)的鎖存器,按照這種規(guī)律將所有分區(qū)的第一行數(shù)據(jù)依次全部讀出后,在數(shù)據(jù)有效脈沖信號(hào)的上升沿將所有串行移位數(shù)據(jù)輸出,驅(qū)動(dòng)LED顯示。接下來(lái),移位輸出第2行的數(shù)據(jù),在此期間第1行保持顯示;第2行全部移入后,驅(qū)動(dòng)第2行顯示,同時(shí)移入第3行……按照這種各分區(qū)分行掃描的方式完成整個(gè)LED大屏幕的掃描顯示。
3基于FPGA顯示屏控制器的設(shè)計(jì)
3.1FPGA控制模塊總體方案
如圖3所示,F(xiàn)PGA控制模塊主要由單片機(jī)與FPGA接口及數(shù)據(jù)讀寫(xiě)模塊、讀地址發(fā)生器、譯碼器、行地址發(fā)生器、數(shù)據(jù)鎖存器組、移位寄存器組、脈沖發(fā)生器等模塊組成。
圖3FPGA控制模塊總體結(jié)構(gòu)框圖
讀地址發(fā)生器主要產(chǎn)生讀地址信號(hào),地址信號(hào)送往MCU接口及數(shù)據(jù)讀寫(xiě)模塊,讀取外部SRAM1或SRAM2中已處理好的LED顯示屏數(shù)據(jù),并把數(shù)據(jù)按分區(qū)方式送到數(shù)據(jù)鎖存器組鎖存。鎖存器輸出16分區(qū)數(shù)據(jù),通過(guò)移位寄存器組實(shí)現(xiàn)并串轉(zhuǎn)換得到顯示屏所需要的串行數(shù)據(jù),并送往LED顯示屏列驅(qū)動(dòng)電路。脈沖發(fā)生器為各模塊提供相應(yīng)的同步時(shí)鐘,行地址發(fā)生器產(chǎn)生相應(yīng)的行信號(hào)送往顯示屏的行驅(qū)動(dòng)電路。
3.2單片機(jī)與FPGA接口及數(shù)據(jù)讀寫(xiě)模塊
單片機(jī)與FPGA接口及數(shù)據(jù)讀寫(xiě)模塊結(jié)構(gòu)如圖4所示。單片機(jī)從EEPROM中讀取數(shù)據(jù)并根據(jù)顯示要求進(jìn)行處理后,通過(guò)接口及數(shù)據(jù)讀寫(xiě)模塊把數(shù)據(jù)送往數(shù)據(jù)緩沖器SRAM1或SRAM2。為提高數(shù)據(jù)的傳輸速度,保證顯示效果的連續(xù)性,在系統(tǒng)中采用雙體切換技術(shù)來(lái)完成數(shù)據(jù)存儲(chǔ)過(guò)程。也就是說(shuō),采用雙SRAM存儲(chǔ)結(jié)構(gòu),兩套完全獨(dú)立的讀、寫(xiě)地址線和數(shù)據(jù)線輪流切換進(jìn)行讀寫(xiě)。工作時(shí),F(xiàn)PGA在一個(gè)特定的時(shí)間只從兩塊SRAM中的一塊讀取顯示的數(shù)據(jù)進(jìn)行顯示,同時(shí)另外一塊SRAM與MCU進(jìn)行數(shù)據(jù)交換。MCU會(huì)寫(xiě)入新的數(shù)據(jù),依次交替工作,可361女性網(wǎng)實(shí)現(xiàn)左移、上移、雙屏等顯示模式。如果顯示的內(nèi)容不改變,即一塊SRAM里的數(shù)據(jù)不變時(shí),MCU不需要給另外一塊SRAM寫(xiě)數(shù)據(jù)。
圖4單片機(jī)與FPGA接口及數(shù)據(jù)讀寫(xiě)模塊結(jié)構(gòu)框圖
圖5數(shù)據(jù)讀寫(xiě)狀態(tài)轉(zhuǎn)換圖
該模塊采用VHDL有限狀態(tài)機(jī)來(lái)實(shí)現(xiàn),整個(gè)控制分為4個(gè)狀態(tài),其狀態(tài)轉(zhuǎn)換圖如圖5所示。其工作過(guò)程如下:系統(tǒng)開(kāi)機(jī)進(jìn)入初始狀態(tài)ST0,單片機(jī)的寫(xiě)入使能端E為低電平,單片機(jī)從EEPROM中讀取數(shù)據(jù)并把數(shù)據(jù)寫(xiě)入到SRAM1,同時(shí)FPGA讀取SRAM2中的數(shù)據(jù);當(dāng)單片機(jī)數(shù)據(jù)寫(xiě)完一屏數(shù)據(jù)后E變?yōu)楦唠娖剑?dāng)FPGA從SRAM2中讀完數(shù)據(jù)、結(jié)束信號(hào)READ_END為低電平時(shí),進(jìn)入ST1狀態(tài)。
Tags: 基于 屏幕 控制 系統(tǒng) 設(shè)計(jì)